Министерство науки и высшего образования Российской Федерации Федеральное государственное автономное образовательное учреждение высшего образования «Севастопольский государственный университет»

# Исследование комбинационных цифровых устройств

## Методические указания

к выполнению лабораторной работы для студентов, обучающихся по направлению 09.03.02 «Информационные системы и технологии» и 09.03.03 «Прикладная информатика»

дневной и заочной форм обучения

УДК 004.732

**Исследование комбинационных цифровых устройств.** Методические указания к лабораторным занятиям по дисциплине "Компьютерная схемотехника" / Сост. В.С. Чернега — Севастополь: Изд-во СевГУ, 2023 — 11 с.

Методические указания предназначены для проведения лабораторных работ по дисциплине "Компьютерная схемотехника". Целью методических указаний является помощь студентом в освоении способов построения и экспериментального исследования шифраторов, дешифраторов и преобразователей кода, а также сумматоров и полусумматоров. Излагаются теоретические и практические сведения необходимые для выполнения лабораторной работы, программа исследований, требования к содержанию отчета.

Методические указания рассмотрены и утверждены на методическом семинаре и заседании кафедры информационных систем (протокол № 1 от 29 августа  $2022 \ \Gamma$ )

Допущено учебно-методическим центром СевГУ в качестве методических указаний.

Рецензент: Кротов К.В., канд. техн. наук, доцент кафедры ИС

## Лабораторная работа

## Исследование комбинационных цифровых устройств

## 1. Цель работы

Экспериментальные исследования функционирования шифраторов, дешифраторов и преобразователей кодов. Приобретение практических навыков измерения электрических параметров комбинационных устройств и регистрации временных диаграмм с помощью электро- и радио-измерительных приборов.

## 2. Основные теоретические положения

## 2.1 Дешифратор

Дешифратор (декодер) служит для преобразования n-разрядного позиционного двоичного кода в единичный выходной сигнал на одном из  $2^n$  выходов. При каждой входной комбинации сигналов на одном из выходов появляется 1, а на остальных выходах - 0. В дешифраторах с инверсными выходами каждой входной комбинации соответствует 0 только на одном из выходов, а на остальных выходах – 1. Таким образом, по единичному сигналу на одном из выходов можно судить о входной кодовой комбинации. Таблица истинности для декодера с двумя входами изображена в таблице 2.1.

Таблица 2.1 – Таблица истинности двухразрядного дешифратора

| <b>X</b> <sub>1</sub> | <b>X</b> <sub>2</sub> | Уо | <b>У</b> 1 | <b>У</b> 2 | уз |
|-----------------------|-----------------------|----|------------|------------|----|
| 0                     | 0                     | 1  | 0          | 0          | 0  |
| 1                     | 0                     | 0  | 1          | 0          | 0  |
| 0                     | 1                     | 0  | 0          | 1          | 0  |
| 1                     | 1                     | 0  | 0          | 0          | 1  |

Для реализации ДШ необходимо составить логические уравнения для каждого его выхода. Логическое выражение составляется в совершенной дизъюнктивной нормальной форме (СДНФ), при которой логическая функция записывается в виде дизъюнкции (логической суммы) слагаемых (термов), каждое из которых есть конъюнкция всех аргументов (прямых и инверсных). Причем учитываются только значения логической функции, равной единице, а в произве-

дениях записывают инверсии тех аргументов, значения которых в этом случае равны нулю. Так как в дешифраторе логическая единица на выходе появляется только при одной входной комбинации переменных, то СДНФ дешифратора состоит только из одного терма. Исходя из этих положений система логических выражений для двухразрядного дешифратора имеет вид:

$$y_0 = \overline{x}_1 \overline{x}_0$$
;  $y_1 = \overline{x}_1 x_0$ ;  $y_2 = x_1 \overline{x}_2$ ;  $y_3 = x_1 x_2$ . (2.1)

Схема полного дешифратора, составленная на основе уравнений (2.1), по-казана на рис.2.1.



В настоящее время промышленность выпускает дешифраторы в интегральном исполнении на основе ТТЛ-, КМОП- и другого типа логике.

Условное графическое обозначение полного дешифратора, выполненного в виде интегральной схемы, показано на рис. 2.2.



Рисунок 2.1 – Схема двухразрядного дешифратора

Рисунок 2.2 – Условное графическое обозначение дешифратора

# 2.2. Шифратор

Шифратор (кодер) выполняет функцию, обратную декодеру (дешифратору), то есть преобразует унитарный двоичный  $2^n$  разрядный код в n разрядный позиционный код. При подаче на один из входов единичного сигнала на выходе формируется соответствующий двоичный код. Условное графическое изображение шифратора показано на рис.2.3а.

Составим таблицу неполного шифратора при количестве входных линий (количестве разрядов унитарного кода) равным 9. Для кодирования такого количества унитарных комбинаций шифратор должен иметь количество разрядов n=4. Очевидно, что полный шифратор при n=4 мог бы закодировать 16 комбинаций, включая нулевую.

Таблица истинности неполного шифратора на 9 входных линий приведена в таблице 2.1.

Таблица 2.1- Таблица истинности неполного шифратора

| <b>X</b> <sub>1</sub> | X <sub>2</sub> | Х3 | X <sub>4</sub> | X <sub>5</sub> | Χę | X <sub>7</sub> | Χs | Χg | Уз | y <sub>2</sub> | <b>y</b> 1 | Уo |
|-----------------------|----------------|----|----------------|----------------|----|----------------|----|----|----|----------------|------------|----|
| 1                     | 0              | 0  | 0              | 0              | 0  | 0              | 0  | 0  | 0  | 0              | 0          | 1  |
| 0                     | 1              | 0  | 0              | 0              | 0  | 0              | 0  | 0  | 0  | 0              | 1          | 0  |
| 0                     | 0              | 1  | 0              | 0              | 0  | 0              | 0  | 0  | 0  | 0              | 1          | 1  |
| 0                     | 0              | 0  | 1              | 0              | 0  | 0              | 0  | 0  | 0  | 1              | 0          | 0  |
| 0                     | 0              | 0  | 0              | 1              | 0  | 0              | 0  | 0  | 0  | 1              | 0          | 1  |
| 0                     | 0              | 0  | 0              | 0              | 1  | 0              | 0  | 0  | 0  | 1              | 1          | 0  |
| 0                     | 0              | 0  | 0              | 0              | 0  | 1              | 0  | 0  | 0  | 1              | 1          | 1  |
| 0                     | 0              | 0  | 0              | 0              | 0  | 0              | 1  | 0  | 1  | 0              | 0          | 0  |
| 0                     | 0              | 0  | 0              | 0              | 0  | 0              | 0  | 1  | 1  | 0              | 0          | 1  |

Одной из разновидностей шифраторов являются преобразователи кодов (ПК). Преобразователь кода — это комбинационное устройство, в котором каждой входной бинарной комбинации (входному слову) соответствует другая комбинация (выходное слово), причем, разрядности входной и выходной комбинации могут различаться. Условное обозначение ПК в схемах показано на рис.2.3,6.



Рисунок 2.3 – Условные графические обозначения шифратора (a) и преобразователя кода (б)

Рассмотрим в качестве примера преобразователь кода для семисегментного индикатора. В индикаторе (рис.2.4) имеется 7 светодиодных сегментов, которые обозначены буквенными символами a,b,c,d,e,f,g. Диоды имеют общий

электрод, с которым соединены их катоды. На аноды диодов подаются сигналы высокого положительного уровня (логические 1), а катод подключается к линии нулевого потенциала. Индикатор может отображать все символы 16-ричной системы счисления. Так, например, для высвечивания цифры 5, на аноды a,c,d,f,g индикатора следует подать единичные уровни.



Рисунок 2.4 – Семисегментный индикатор

Очевидно, что входной двоичный код преобразователя кода должен иметь не менее 4-х разрядов ( $2^4 = 16$ ). Составим таблицу истинности работы преобразователя для отображения десятичных символов (табл.2.3).

Таблица 2.3 – Таблица истинности преобразователя кода

| Цифра<br>0 | Двоичный код 8-4-2-1 |   |   |   | Сегменты индикатора |   |   |   |   |   |   |  |
|------------|----------------------|---|---|---|---------------------|---|---|---|---|---|---|--|
|            |                      |   |   |   | a                   | б | В | Г | Д | е | ж |  |
|            | 0                    | 0 | 0 | 0 | 1                   | 1 | 1 | 1 | 1 | 1 | 0 |  |
| 1          | 0                    | 0 | 0 | 1 | 0                   | 1 | 1 | 0 | 0 | 0 | 0 |  |
| 2          | 0                    | 0 | 1 | 0 | 1                   | 1 | 0 | 1 | 1 | 0 | 1 |  |
| 3          | 0                    | 0 | 1 | 1 | 1                   | 1 | 1 | 1 | 0 | 0 | 1 |  |
| 4          | 0                    | 1 | 0 | 0 | 0                   | 1 | 1 | 0 | 0 | 1 | 1 |  |
| 5          | 0                    | 1 | 0 | 1 | 1                   | 0 | 1 | 1 | 0 | 1 | 1 |  |
| 6          | 0                    | 1 | 1 | 0 | 1                   | 0 | 1 | 1 | 1 | 1 | 1 |  |
| 7          | 0                    | 1 | 1 | 1 | 1                   | 1 | 1 | 0 | 0 | 0 | 0 |  |
| 8          | 1                    | 0 | 0 | 0 | 1                   | 1 | 1 | 1 | 1 | 1 | 1 |  |
| 9          | 1                    | 0 | 0 | 1 | 1                   | 1 | 1 | 1 | 0 | 1 | 1 |  |

По таблице истинности несложно составить систему логических функций для всех выходов, т.е. СДНФ, минимизировать её и составить принципиальную схему.

В вычислительных устройствах информационной техники широко используются двоичные сумматоры. Не зависимо от разрядности используемых сумматоров, все они строятся на основе одноразрядного двоичного сумматора. Существуют два вида двоичных сумматоров: неполный и полный. Условное обозначение этих сумматоров показано на рис. 2.5.



Рисунок 2.5 – Условные графические обозначения неполного (a) и полного (б) сумматоров

Неполный сумматор формирует сумму двух операндов A и B и сигнал переноса PO в старший разряд. Однако он не учитывает перенос из предыдущего разряда, поэтому он и называется полусумматором. В полном сумматоре в операции суммирования операндов текущего разряда учитывает и значение переноса PI из предыдущего разряда.

Таблицы истинности двоичных неполного и полного одноразрядных сумматоров можно получить на основании правил суммирования двоичных чисел. Для описания любого сумматора достаточно иметь два логических уравнения. Для полусумматора на основе таблицы истинности получим систему уравнений следующего вида:

$$S = \overline{A}B + A\overline{B} = A \oplus B$$
;  $PO = AB$ . (2.1)

Для полного сумматора система логических уравнений принимает вид:

$$S = \overline{PI}(\overline{A}B + A\overline{B}) + PI(\overline{A}\overline{B} + AB) = PI \oplus (A \oplus B).$$
 (2.2)

$$PO = AB + PI(\overline{A}B + A\overline{B}) = AB + PI(A \oplus B)$$
. (2.3)

Как видно из уравнений, основной логической операцией в двоичных сумматорах является суммирование по модулю 2, которую реализует логический элемент исключающего ИЛИ типа 2И-ИЛИ-НЕ.

Для построения многоразрядного сумматора, необходимо соединить входы и выходы переносов соответствующих двоичных разрядов. Одноразрядные сумматоры практически никогда не использовались, так как почти сразу же были выпущены микросхемы многоразрядных сумматоров. Примером четырехразрядных сумматоров является микросхема К561ИМ1 (зарубежный аналог 4008).

## 3. Описание лабораторной установки

Лабораторная установка состоит из персонального компьютера, на котором инсталлированы система симулирования электронных и микропроцессорных систем Proteus VSM. Proteus VSM по умолчанию устанавливается в папку C:\Program\Files\Labcenter Electronics\Proteus. Особенности работой с данной системой описаны в методических указаниях к лабораторной работе №1.

## 4. Программа выполнения лабораторной работы

- 4.1. Используя конспект и рекомендованную литературу, изучить теоретический материал, относящийся к теме работы.
- 4.2. Создать на рабочем поле симулятора схему исследования 4-разрядного дешифратора. В качестве исследуемого дешифратора использовать интегральную микросхему CMOS 4028. Для индикации выходных сигналов использовать светодиоды LED-YELLOW, а для задания входного кода двухпозиционные ключи SW-SPDT, подключаемые к источнику питания или к сигнальной земле. Предусмотреть включение ограничительных резисторов, чтобы ток сегмента не превышал 20 мА.
- 4.3. Задавая на входе дешифратора все возможные комбинации, исследовать состояние его выходов.
- 4.4. Измерить с помощью вольтметра напряжение на выходах дешифратора при подключенном и отключенном светодиоде.
- 4.5. Создать на рабочем поле симулятора схему исследования преобразователя двоично-десятичного кода в семисегментный. В качестве исследуемого дешифратора использовать интегральную микросхему CMOS 4511. Для индикации выходных сигналов использовать семисегментный индикатор типа 7SEG-COM-CAT, а для задания входного кода двухпозиционные ключи SW-SPDT, подключаемые к источнику питания или к сигнальной земле. Предусмотреть включение ограничительных резисторов, чтобы ток сегмента не превышал 15 мА.

**Примечание:** Входы **LT** ((*Lamp test*) – тест индикатора) и **BI** (*Blanking* – гашение) преобразователя кода подключаются к источнику питания, а вход LE (*Latch enable* – разрешение защелкивания) – к сигнальной земле.

- 4.6. Задавая на входе преобразователя кода двоично-десятичные комбинации от 0 до 9, исследовать состояние выходов ПК и индикатора.
- 4.7. Создать на рабочем поле симулятора схему исследования двоичного сумматора. В качестве исследуемого сумматора использовать интегральную микросхему CMOS 4008. Для индикации выходных сигналов использовать светодиоды LED-YELLOW, а для задания входного кода двухпозиционные ключи SW-SPDT, подключаемые к источнику питания или к сигнальной земле. Предусмотреть включение ограничительных резисторов, чтобы ток сегмента не превышал 20 мА.

**Примечание:** Вход **C1** (Carry-IN — вход синхронизации) сумматора следует подключить  $\kappa$  + источника питания.

- 4.8. Задавая на входе сумматора произвольные числа, исследовать состояние его выходов, т.е проверить правильность операции суммирования.
- 4.9. Проверить возможность реализации с помощью данного сумматора операции вычитания двоичных чисел.

**Примечание:** Для реализации операции вычитания следует число второго операнда представить в дополнительном коде.

## 5. Содержание отчета

- 5.1. Цель и программа работы.
- 5.2. Расчетные соотношения для исследуемых схем.
- 5.3. Принципиальные электрические схемы исследуемых устройств.
- 5.4. Таблицы, графики и временные диаграммы экспериментальных исследований.
- 5.5. Выводы по результатам экспериментов.

## 6. Контрольные вопросы

- 6.1. Составьте таблицу истинности для произвольной логической функции с тремя переменными и запишите логическое выражение для этой функции.
- 6.2. Начертите условное обозначение дешифратора и запишите логические выражения для первых шести выходов 4-разрядного дешифратора.
- 6.3. Начертите логическую схему полного 3-разрядного дешифратора с прямыми выходами.
- 6.4. Начертите логическую схему полного 2-разрядного дешифратора с инверсными выходами.
- 6.5. Составьте таблицу истинности и логическую схему 7-входового шифратора.
  - 6.6. Чем преобразователь кода отличается от шифратора и дешифратора?
- 6.7. Запишите таблицу истинности для сумматора по модулю 2 и изобразите его условное графическое обозначение в схемах.
- 6.8. Запишите таблицу истинности для одноразрядного полусумматора и изобразите его условное графическое обозначение в схемах.
- 6.9. Запишите таблицу истинности для полного одноразрядного сумматора и изобразите его условное графическое обозначение в схемах.
- 6.10. Начертите схему 5-разрядного сумматора, выполненного на базе одноразрядных сумматоров.

#### Список рекомендованной литературы

- 1. Шишкин, Г. Г. Электроника: учебник для бакалавров / Г. Г. Шишкин, А. Г. Шишкин. 2-е изд., испр. и доп. Москва: Издательство Юрайт, 2022. 703 с. (Бакалавр. Академический курс). ISBN 978-5-9916-3422-9. Текст: электронный // Образовательная платформа Юрайт [сайт]. URL: https://urait.ru/bcode/508747 (дата обращения: 17.01.2023).
- 2. Бобровников, Л. З. Электроника в 2 ч. Часть 1 : учебник для вузов / Л. З. Бобровников. 6-е изд., испр. и доп. Москва : Издательство Юрайт, 2023. 288 с. (Высшее образование). ISBN 978-5-534-00109-9. Текст : электронный // Образовательная платформа Юрайт [сайт]. URL: <a href="https://urait.ru/bcode/514360">https://urait.ru/bcode/514360</a> (дата обращения: 17.01.2023).
- 3. Бобровников, Л. 3. Электроника в 2 ч. Часть 2 : учебник для вузов / Л. 3. Бобровников. 6-е изд., испр. и доп. Москва : Издательство Юрайт, 2023. 275 с. (Высшее образование). ISBN 978-5-534-00112-9. Текст : электронный // Образовательная платформа Юрайт [сайт]. URL: <a href="https://urait.ru/bcode/514387">https://urait.ru/bcode/514387</a> (дата обращения: 17.01.2023).
- 4. Миленина, С. А. Электротехника, электроника и схемотехника: учебник и практикум для вузов / С. А. Миленина, Н. К. Миленин; под редакцией Н. К. Миленина. 2-е изд., перераб. и доп. Москва: Издательство Юрайт, 2023. 406 с. (Высшее образование). ISBN 978-5-534-04525-3. Текст: электронный // Образовательная платформа Юрайт [сайт]. URL: <a href="https://urait.ru/bcode/511199">https://urait.ru/bcode/511199</a> (дата обращения: 17.01.2023).
- 5. Новожилов, О. П. Электроника и схемотехника в 2 ч. Часть 1 : учебник для вузов / О. П. Новожилов. Москва : Издательство Юрайт, 2023. 382 с. (Высшее образование). ISBN 978-5-534-03513-1. Текст : электронный // Образовательная платформа Юрайт [сайт]. URL: <a href="https://urait.ru/bcode/512849">https://urait.ru/bcode/512849</a> (дата обращения: 17.01.2023)
- 6. Чернега В.С. Электроника. Конспект лекций для направления обучения 09.03.02.- Севастополь: СевГУ, 2016.
- 7. Дешифратор для семисегментного индикатора CD4511. <a href="https://diod.ucoz.ru/load/spravochnik/mikroskhemy/deshifrator\_dlja\_semisegmentnogo\_indikatora\_cd4511/11-1-0-372">https://diod.ucoz.ru/load/spravochnik/mikroskhemy/deshifrator\_dlja\_semisegmentnogo\_indikatora\_cd4511/11-1-0-372</a>

Заказ № Тираж экз.

Тип. СевГУ